Lirida Naviner

Personal webpage

National Conferences and Workshops

Kaikai Liu, Lirida Alves de Barros Naviner, and Jean-François Naviner. A model to simulate the behaviour of probabilistic gates. Grenoble, France, June 2013.

Ting An, Lirida Alves de Barros Naviner, and Philippe Matherat. Exploring the impact of transient faults on CORDIC processor. In Journées Nationales du Réseau Doctoral de Microélectronique, Grenoble, France, June 2013.

Samuel Nascimento Pagliarini, Lirida Alves de Barros Naviner, and Jean-Fran cois Naviner. Circuit-level hardening against multiple faults: Combining global TMR and selective hardening. In Journées Nationales du Réseau Doctoral de Microélectronique, Grenoble, France, June 2013.

Arwa Ben Dhia, Lirida Alves de Barros Naviner, and Philippe Matherat. Nouvelle architecture de BLE tolérante aux fautes dans les FPGAs SRAM. In Journées Nationales du Réseau Doctoral de Microélectronique, Grenoble, France, June 2013.

Arwa Ben Dhia, Lirida Naviner, and Philippe Matherat. Tolérance aux défauts dans les fpgas. In Proceedings of Journées Nationales du Réseau Doctoral en microélectronique (JNRDM), Marseille, France, June 2012.

Samuel Nascimento Pagliarini, Lirida Naviner, and Jean-François Naviner. Selective hardening methodology targeted at single and multiple faults. In Proceedings of Journées Nationales du Réseau Doctoral en microélectronique (JNRDM), Marseille, France, June 2012.

Tian Ban and Lirida Alves De Barros Naviner. Fault tolerant architectures in nanoelectronics: The progressive approach. In Proceedings of Southern Simposium of Microelectronics, Sao Miguel das Missoes, RS, Brazil, April 2012.

Samuel Nascimento Pagliarini, Denis Teixeira Franco, Lirida Alves De Barros Naviner, and Jean-François Naviner. Reliability estimation methods: Tradeoffs between complexity and accuracy. In Proceedings of Southern Simposium of Microelectronics, Sao Miguel das Missoes, RS, Brazil, April 2012.

Gutemberg Gonçalves dos Santos Jr, Elaine Crespo Marques, Lirida Alves De Barros Naviner, and Jean-François Naviner. An approach for efficient reliability improvement of digital circuits. In Colloque National GdR SoC-SiP, Lyon, France, June 2011.

Tian Ban and Lirida Alves De Barros Naviner. Optimized robust digital voter in tmr designs. In Colloque National GdR SoC-SiP, Lyon, France, June 2011.

Jean-François Naviner and Lirida Alves de Barros Naviner. La sûreté de fonctionnement de systèmes nanoélectroniques: De nouveaux défis. Revue Télécommunications, (152), January 2009.

Denis Teixeira Franco, Jean-François Naviner, and Lirida Naviner. Architectures reconfigurables pour les systèmes de traitement du signal. In Colloque National du Groupement de Recherche SOC-SIP, Paris, France, June 2007.

Denis Teixeira Franco, Jean-François Naviner, and Lirida Naviner. Chemins de données robustes pour les systèmes de traitement du signal. In Journées Nationales du Réseau Doctoral de Microélectronique, Lille, France, May 2007.

Daniel Cardoso de Souza, Lirida Naviner, Marcelo de Barros, and Benedito Guimaraes Aguiar Neto. Proposition d’un algorithme de partitionnement matériel-logiciel optimisé pour des systèmes multi-modes reconfigurables. In Journées Nationales du Réseau Doctoral de Microélectronique, Paris, France, May 2005.

Ioannis Krikidis, Jean-Luc Danger, and Lirida Naviner. Adéquation-algorithme-architecture dans le cadre de reconfigurabilité : égaliseur reconfigurable d’un système CDMA. In Journées Francophones sur l’Adéquation Algorithme Architecture (JFAAA’05), Dijon, France, May 2005.

Daniel Cardoso de Souza, Marcelo de Barros, Lirida Naviner, and Benedito Guimaraes Aguiar Neto. Représentation de la connaissance et critères de qualité pour des méthodes de partitionnement optimisées. InJournées Nationales du Réseau Doctoral de Microelectronique, Marseille, France, May 2004.

Daniel Cardoso de Souza, Marcelo de Barros, Lirida Naviner, and Benedito Guimaraes Aguiar Neto. Pesquisas sobre metodologias de particionamento de hardware e software para codesign no dominio de processamento digital de sinais. In 1o Encontro Regional de Instrumentação e Metrologias Cientificas (I ERIMEC), Campina Grande, Brazil, December 2003.

Ioannis Krikidis, Jean-Luc Danger, and Lirida Naviner. CDMA2000 1X : Un récepteur reconfigurable minimisant la consommation de puissance. In Journées Nationales du Réseau Doctoral de Microelectronique, Toulouse, France, May 2003.

Leocarlos Lima, Lirida Naviner, and Francisco Marcos de Assis. Implantation matérielle d’unités arithmétiques en corps finis pour le codage de canal. In Journées Nationales du Réseau Doctoral de Microelectronique, Toulouse, France, May 2003.

Khaled Grati, Lirida Naviner, and Adel Ghazel. Etude des structures de filtrage numérique pour sélection de canal et décimation dans les récepteurs radio multistandards. In Journées Nationales du Réseau Doctoral de Microelectronique, Toulouse, France, May 2003.

Elizabeth Colin, Lirida Naviner, Patrick Loumeau, and Jean-François Naviner. Spécifications d’éléments en bande de base pour récepteurs radio-mobiles homodynes. In Journées Nationales du Réseau Doctoral de Microelectronique, Strasbourg, France, May 2002.

Elizabeth Colin, Lirida Naviner, Patrick Loumeau, and Jean-François Naviner. Domaine de validité des spécifications de convertisseurs pour des récepteurs radiofréquences. In Journées Nationales du Réseau Doctoral de Microelectronique, Strasbourg, France, May 2001.

Fabricia Abrantes de Figueiredo, Manuel L. C. Neto, Lirida Alves de Barros Naviner, and Benedito Guimaraes Aguiar Neto. Analisador de texto para um sistema de conversão texto-fala para a língua portuguesa. In III Encontro para o Processamento Computacional da Língua Portuguesa Escrita e Falada, Porto Alegre, RS, Brazil, May 1998.


This file was generated by bibtex2html 1.98.

Commentaires Clos.